База знаний студента. Реферат, курсовая, контрольная, диплом на заказ

курсовые,контрольные,дипломы,рефераты

Электронное устройство счета и сортировки — Радиоэлектроника

Министерство Российской Федерации по атомной энергии

Северский технологический институт

Томского политехнического университета

                                                                                        Кафедра ЭиАФУ

Электронное устройство счета и сортировки

Пояснительная записка

ЭУ.200.600. ПЗ

                                                                     Руководитель: Соловьёв Ю.А.

                                                                     «___»_____________200_г.

                                                                     Студент: Пономарёв В.В.

                                                                     «___»_____________200_г.

Северск 2002г.


Задание на курсовое проектирование студенту Пономарёву В.В.

1. Тема проекта: Сортировочное устройство, вариант №24

2. Срок сдачи студентом законченного проекта 20.12.2002г.

3. Исходные данные к проекту.

3.1. Устройство питается от однофазной промышленной сети переменного тока 220 В, частотой 50 Гц.

3.2. Устройство должно обеспечивать работу при отклонениях напряжения питающей сети от номинального в пределах от плюс 10 до минус 15 %.

3.3. Устройство предназначено для работы в закрытых стационарных помещениях при температуре окружающего воздуха в пределах от плюс 5 до плюс 40 °С.

3.4. Устройство должно производить сортировку предметов по трем параметрам Х1, Х2, Х3 в соответствии с программой, заданной в таблице 1.

Таблица  SEQ Таблица * ARABIC 1

Номер набора

Х1

Х2

Х3

Y

0

0

0

0

0

1

0

0

1

0

2

0

1

0

0

3

0

1

1

1

4

1

0

0

1

5

1

0

1

0

6

1

1

0

1

7

1

1

1

0

3.5. Устройство должно производить счет и отображение числа отсортированных предметов до значения N= 789

3.6. Параметры пороговых значений входных сигналов ФЛУ и точность сравнения приведены в таблице 2.

Таблица  SEQ Таблица * ARABIC 2

Номер варианта

Uд1min

Uд1max

Uд2min

Uд2max

Uд3min

Uд3max

Uср

24

3,8

9,3

5,6

8,7

5,8

7,3

0,01

3.7.Длительность сигналов управления исполнительными механизмами: τимп1=19 (мс), τимп2=19 (мс).

3.8.Принципиальная схема должна обеспечить выполнение всех функций, перечисленных в п. 1.2 пособия.

Руководитель .А. Соловьёв     ”_______________200_г.

Задание принял к исполнению

Пономарёв В.В.                        ”_______________200_г.


Содержание

 TOC f h z "Влазаг 2 Знак Знак;2;Стиль Влазаг 2;2;Влазаг 1 Знак;1;Влазаг 2 Знак;2;Влазаг 1;1;Приложения;1" 1.    Общие вопросы проектирования   PAGEREF _Toc29584090 h 5

1.1.         Описание технологического процесса  PAGEREF _Toc29584091 h 5

1.2.         Функции, выполняемые сортировочным устройством. PAGEREF _Toc29584092 h 5

1.3.         Обоснование выбора блочной схемы СУ. PAGEREF _Toc29584093 h 6

2.    Разработка формирователей логических уровней (ФЛУ). PAGEREF _Toc29584094 h 8

2.1.         Разработка принципиальной схемы ФЛУ. PAGEREF _Toc29584095 h 8

2.2.         Выбор типа компаратора. PAGEREF _Toc29584096 h 11

2.3.         Расчет параметров элементов принципиальной схемы. PAGEREF _Toc29584097 h 12

2.4.         Определение мощности и тока, потребляемых ФЛУ. PAGEREF _Toc29584098 h 16

3.    Проектирование цифрового автомата. PAGEREF _Toc29584099 h 18

3.1.         Минимизация логической функции автомата. PAGEREF _Toc29584100 h 18

3.2.         Разработка принципиальной схемы автомата. PAGEREF _Toc29584101 h 19

3.3.         Определение мощности и тока, потребляемых цифровым автоматом. PAGEREF _Toc29584102 h 20

4.    Разработка двоично-десятичного счетчика. PAGEREF _Toc29584103 h 21

4.1.         Обоснование и выбор типа интегральной микросхемы двоично-десятичного счетчика. PAGEREF _Toc29584104 h 21

4.2.         Проектирование счетчика предметов на заданное число. PAGEREF _Toc29584105 h 21

4.3.         Разработка дешифратора конца счета. PAGEREF _Toc29584106 h 22

4.4.         Разработка схемы установки счетчика в исходное (нулевое) состояние  PAGEREF _Toc29584107 h 23

4.5.         Определение мощности и тока, потребляемых счетчиком. PAGEREF _Toc29584108 h 24

5.    Проектирование схемы индикации в десятичной форме. PAGEREF _Toc29584109 h 26

5.1.         Выбор типа дешифраторов и семисегментных индикаторов. PAGEREF _Toc29584110 h 26

5.2.         Разработка принципиальной схемы индикации. PAGEREF _Toc29584111 h 27

5.3.         Расчет мощности и тока, потребляемых схемой индикации. PAGEREF _Toc29584112 h 28

6.    Проектирование схем управления исполнительными механизмами. PAGEREF _Toc29584113 h 29

6.1.         Выбор типа интегральной микросхемы ждущего мультивибратора. PAGEREF _Toc29584114 h 29

6.2.         Расчет параметров элементов времязадающих цепей  PAGEREF _Toc29584115 h 29

6.3.         Расчет мощности и тока, потребляемых схемой. PAGEREF _Toc29584116 h 30

7.    Разработка источника питания. PAGEREF _Toc29584117 h 31

7.1.         Определение исходных данных (количество источников напряжения, требуемые величины напряжений и токов нагрузки). PAGEREF _Toc29584118 h 31

7.2.         Выбор схемы выпрямления и типа диодов. PAGEREF _Toc29584119 h 31

7.3.         Расчет и выбор параметров схемы сглаживания пульсаций. PAGEREF _Toc29584120 h 32

7.4.         Разработка принципиальной схемы стабилизаторов, расчет параметров схемы и выбор типа применяемых элементов. PAGEREF _Toc29584121 h 33

8.    Разработка и описание принципиальной схемы сортировочного устройства. PAGEREF _Toc29584122 h 34

9.    Заключение. PAGEREF _Toc29584123 h 35

10.  Список литературы. PAGEREF _Toc29584124 h 36

Приложение 1  PAGEREF _Toc29584125 h 37

Введение

Быстрое расширение областей применения электронных устройств одна из особенностей современного научно – технического прогресса. Этот процесс связан с внедрением интегральных микросхем в управляющие устройства. Применение интегральных микросхем позволило усовершенствовать и создать новые методы проектирования, конструктирования и производства радиоэлектронной аппаратуры различного назначения. Использование цифровой микроэлектроники в различных областях значительно упростило контроль за различными процессами и повысило качество выпускаемых изделий.

1.      

1.1.    

Рассмотрим технологический процесс сортировки некоторых предметов (изделий), представленный на рисунке 1.

Рисунок  SEQ Рисунок * ARABIC 1

Изготовленные предметы из питателя П поступают на транспортную систему 1 и автоматически распределяются (сортируются) по накопителям Н1 – Нn. Управление осуществляется с помощью сортировочных устройств СУ1  – СУn, измеряющих некоторые параметры предметов и вырабатывающих сигнал управления на складирование в накопитель Н при совпадении набора определенных значений параметров предметов с заданным. При достижении количества отсортированных предметов заданному числу контейнер с отсортированными предметами удаляется с помощью другой транспортной системы 2, обеспечивая непрерывность процесса.

Разработаем и рассчитаем основные элементы системы управления сортировочного устройства.

1.2.    

Количественная оценка каждого признака производится тремя аналоговыми датчиками (Д1 – Д3), выходное напряжение которых имеет положительную полярность и изменяется от 0 до 10 В.

Так как одновременную оценку параметров трех признаков обеспечить технически сложно, то необходимо ввести позиционный (путевой) датчик Д4. Цифровой выходной сигнал датчика Д4. единичного уровня появляется тогда, когда аналоговые датчики Д1 – Д3 закончили формирование своих выходных сигналов.

Числовая оценка параметра признака осуществляется в цифровой форме. Данный признак Х принимает единичное значение, если выходное напряжение соответствующего аналогового датчика находится в определенной зоне, задаваемой двумя пороговыми значениями UДmin и UДmax:

           (1.)     

Программа сортировки задается определенной совокупностью цифровых наборов признаков Х1, Х2, Х3.

При совпадении текущего набора признаков с заданным по программе счетное устройство вырабатывает сигнал управления исполнительным механизмом (ИМ1) длительностью tим1, запускающий процесс складирования отсортированного предмета в накопитель Н1.

В процессе сортировки необходимо вести текущий счет и индикацию в десятичной форме числа отсортированных предметов.

При достижении заданного числа N отсортированных предметов в накопителе формируется сигнал определенной длительности tим2 управления исполнительным механизмом (ИМ2), для удаления контейнера с предметами из накопителя и замены на пустой. При этом счетчик должен автоматически “обнулиться” и начать счет отсортированных предметов в следующей партии.

Необходимо предусмотреть автоматическое “обнуление” счетчика предметов при подаче напряжения питания на сортировочное устройство, а так же “обнуление” по команде обслуживающего персонала (ручное управление).

1.3.     СУ.

На рисунке 2 представлена блочная схема сортировочного устройства СУ, которая даёт наглядное представление о структуре СУ, его внутренних связях и работы.

Рисунок  SEQ Рисунок * ARABIC 2

Блок аналоговых датчиков (БД) производит измерение трех параметров предметов в аналоговой форме. Четвертый датчик Д4. выдает сигнал готовности процесса измерения в цифровой форме. Единичному выходному сигналу соответствует момент времени, когда все три признака блоком БД сформированы.

Процесс преобразования аналоговых сигналов измерения в цифровой вид (Х1, Х2, Х3) осуществляет блок формирователей логических уровней ФЛУ.

Цифровой (программный) автомат (ЦА) работает по жесткой программе, задаваемой таблицей истинности. При совпадении текущей совокупности измеренных параметров с заданной выдается выходной сигнал ЦА, используемый для счета и включения исполнительного механизма после формирования определенной длительности tим1 ждущим мультивибратором (ЖМ1). Счет количества отсортированных предметов ведется десятичными счетчиками Сч100 – Сч1. Визуальная индикация числа предметов производится семисегментными индикаторами И100 – И1 в десятичном виде. Для преобразования состояния счетчика (Сч) из двоичного кода в код, необходимый для управления индикаторами И100 – И1, используются специальные дешифраторы DC100 – DC1.

Дешифратор DC2 определяет момент достижения заданного количества отсортированных предметов. Ждущим мультивибратором ЖМ2 формируется сигнал управления длительностью tим2 вторым исполнительным механизмом и контейнер с предметами удаляется из накопителя. По этому же сигналу счетчик автоматически “обнуляется”. Установка счетчика Сч100 – Сч1 в нулевое исходное состояние может быть произведена вручную оператором путем коммутации кнопки S. Сигнал установки счетчика в исходное состояние вырабатывается схемой формирования (СФ1).

Питание СУ производится от сети однофазного напряжения 220В, частотой 50Гц. С помощью понижающего трансформатора ТV получают источник тока с требуемым напряжением. VD – блок выпрямителей, СТ – блок стабилизаторов напряжения.

В VD производится преобразование переменного тока в постоянный и фильтрация полученных нестабилизированных напряжений.

Блок СТ обеспечивает питание электронных схем СУ стабилизированными напряжениями Uп. При подключении СУ к питающей сети предусмотрено автоматическое “обнуление” счетчика с помощью схемы формирования (СФ2).

2.      

2.1.          

ФЛУ предназначены для преобразования аналогового сигнала датчиков признаков (UД1, UД2, UД3) в цифровой сигнал. При этом должно быть выполнено условие: цифровой сигнал признаков (Х1, Х2, Х3) принимает “единичное” значение, если:

           (2.)     

Реализуем поставленную задачу использовав два компаратора, формирующих выходные сигналы Х1¢, Х1² в соответствии с условием (2). Диаграмма работы компараторов представлена на рисунке 3.

Рисунок  SEQ Рисунок * ARABIC 3

Рассмотрим работу компараторов для одного канала преобразования аналогового сигнала первого датчика UД1 в цифровой Х1.

На диаграмме (рисунок 3) представлены зависимости выходных сигналов компараторов Х1¢ и Х1² от величины входного сигнала датчика признаков UД1. При напряжении датчика:

при

Принципиальная схема, реализующая диаграмму (рисунок 3) и задание пороговых уровней UД1min и UД1max, представлена на рисунке 4.

Рисунок  SEQ Рисунок * ARABIC 4

Интегральный компаратор DA1.1 формирует цифровой сигнал Х1¢, а DA1.2 – Х1². С выхода делителя R1, R2, R3 задается пороговый уровень, равный напряжению UД1min, а с выхода делителя R4, R5, R6  – UД1max. Схема (рисунок 4) дополнена логическим устройством DD1.1 , состояние которого в зависимости от UД1 приведено в таблице 3.

Таблица  SEQ Таблица * ARABIC 3

UД1

Х1¢

Х1²

Х1

UД1 < UД1min

0

1

0

UД1min £ UД1 £ UД1max

1

1

1

UД1 > UД1max

1

0

0

0

0

*

Логическая функция Х1не определена на наборе Х1¢=0, Х1²=0, так как логическая функция технологически не может быть задана. Поэтому при формализации на этом наборе Х1 может принять любое значение 0 или 1. В данном случае целесообразным является нулевое значение функции Х1 на наборе Х1¢=0, Х1²=0. Окончательный вид таблицы состояния функции Х1 дан в таблице 4.

Таблица  SEQ Таблица * ARABIC 41

Х1¢

Х1²

Х1

0

0

0

0

1

0

1

0

0

1

1

1

На инвертирующий вход компаратора DA1.1 с выхода потенциометра R2 (рисунок 4) подается пороговый уровень UД1min, а с выхода R6 – UД1max на не инвертирующий вход DA1.2. Так как аналоговый сигнал датчика признаков Uд положительной полярности, то и опорное напряжение (Uоп) выбираем положительной полярности.

Выбор величины Uоп определяется наибольшим значением напряжений UД1max, UД2max, UД3max, в данном случае 9,3 В. Условием выбора величины напряжения Uоп определим его превышение на 10 – 20% относительно наибольшего значения из UД1max, UД2max, UД3max, получаем:

Схемы формирования логических сигналов Х2 и Х3 аналогичны схеме на рисунке 4. При этом параметры резисторов R1, R2, R3 и R4, R5, R6 будут посчитаны в соответствии с заданными значениями UД2min, UД2max, UД3min, UД3max.

Логическое устройство (рисунок 4), реализующее функцию (2), выполнено на логическом элементе 3И (DD1.1). На третий вход подается выход датчика Д4, единичное значение которого разрешает формирование логического сигнала Х1. Окончательно, таблица состояния для логического элемента DD1 имеет вид таблицы 5.

 Таблица  SEQ Таблица * ARABIC 5

Х1¢

Х1²

Д4

Х1

0

0

0

0

0

1

0

0

1

0

0

0

1

1

0

0

0

0

1

0

0

1

1

0

1

0

1

0

1

1

1

1

Рассмотрим работу схемы (рисунок 4).

При Uд < Uдmin, положительный пороговый уровень Uдmin  на инвертирующем входе DA1 определяет нулевой уровень выхода Х1¢. На не инвертирующем входе DA1.2 действует положительное напряжение Uдmax и на выходе Х1² формируется единичный уровень.

При Uд ≥ Uдmin, выход компаратора DA1.1 переключается на высокий уровень, а выход компаратора DA1.2 остается на прежнем высоком уровне.

При Uд = Uдmax выход компаратора DА1.1 остается без изменения на высоком уровне, а выход компаратора DA1.2 переключается на нулевой уровень. При Uд > Uдmax состояние компараторов не изменяется.

Формирование выходного логического сигнала признака Х1 производится по высокому уровню сигнала датчика Д4.

Если Д4 = 1 и Uдmin £ Uд £ Uдmax, то Х = 1;

если Д4 = 1 и Uд < Uдmin или Uд > Uдmax, то Х = 0.

Формирование логических уровней Х2, Х3 осуществляется аналогично описанному выше для Х1.

2.2.    

Расчет схемы сводится к выбору типа компаратора и определения параметров резисторов R1, R2, R3, R4, R5, R6, R19, R20.

В основу расчета приняты 2 условия:

1. Минимальное влияние входных токов Iвх компаратора

2. Минимальное влияние величины напряжения смещения Uсм на формирование выходного сигнала (на точность работы).

Первое требует равенства эквивалентных сопротивлений, подключаемых к инвертирующему и не инвертирующему входам компаратора:

           (3.)             

Условие (3) приводит к необходимости включения дополнительных резисторов R19 и R20 на соответствующие входы компараторов DA1.1 и DA1.2.

Второе условие ограничивает величину эквивалентных сопротивлений, подключаемых к входам компаратора:

           (4.)      ,

где:

Uсм – напряжение смещения выбранного компаратора,

Iвх – входной ток выбранного компаратора.

Определим точнее условие (4). Будем считать, что снижение эквивалентного сопротивления по отношению к значению Uсм/Iвх на порядок, является достаточным. Тогда условие (4) будет иметь вид:

           (5.)     

При этом следует иметь ввиду, что влияние Uсм на точность не исключено. Сведено до минимума влияние входных токов Iвх выполнением условий (3) и (4).

При выборе типа компаратора учтём два положения:

а) возможность формирования выходного цифрового сигнала, соответствующего стандартному уровню КМОП серии логических элементов,

б) численное значение напряжения смещения Uсм, приведенное в справочных данных.

Если напряжение Uсм велико, то необходимо применить дополнительную схему балансировки, подключаемую к дополнительным выводам NC компаратора в соответствии с рекомендацией, приводимой в литературе . Напряжение Uсм будем считать большим, если:

           (6.)      .

А мы имеем следующее: это условие выполняется при исползовании компаратора К597СА3.Параметры UСМ = 0,005 В,IВХ = 0,25мкА

2.3.    

При расчете сопротивлений резисторов делителей, задающих требуемые пороговые значения напряжений, определим ток, протекающий через делитель. Рассмотрим делитель напряжения R1, R2, R3 для задания порогового уровня UД1min (рисунок 5). Делитель напряжения необходимо спроектировать так, чтобы с выхода R2 можно было получить UД1min при выборе стандартных (по ГОСТ) значений сопротивлений резисторов R1, R2, R3. Задача расчета существенно упрощается, если выбрать ток делителя R1, R2, R3 – Iд, значительно превышающий входной ток компаратора Iвх.

Если

           (7.)     

то входной ток компаратора можно не учитывать при расчете сопротивлений резисторов.

Для точной установки напряжения порогового уровня используется регулировочный резистор R2. Осью потенциометра можно плавно изменить величину порогового напряжения в пределах от 0,9UД1min до 1,1UД1min.

Рисунок  SEQ Рисунок * ARABIC 5

Для определения тока делителя (Iд). необходимо воспользоваться формулой (3) с учетом выражения (5) :

           (8.)     

           (9.)     

      (10.)     

      (11.)       

С учетом формул (9), (10), (11) преобразуем соотношение (8) и представим в виде:

      (12.)     

Из уравнения (12) определим неизвестный ток делителя Iд:

      (13.)     

Ток делителя R4, R5, R6 будет определен аналогично выражению (13):

      (14.)     

Подставляя в выражения (13) и (14) паспортные значения компаратора К597СА3, Uсм= 0,005 В, Iвх= 0,25мкА и исходные данные напряжений датчиков Д1, Д2, Д3, получим:

Проверяя условие  делаем вывод, что входным током компаратора можно пренебречь из-за малой величины, и пользуясь только током делителя IД рассчитаем сопротивления резисторов делителя для датчика Д1:

      (15.)      ,

      (16.)     

      (17.)     

      (18.)     

      (19.)     

      (20.)     

где: R1p, R2p, R3p, R4p, R5p, R6p – расчетные сопротивления резисторов.

Далее по ГОСТ выбираем номиналы сопротивлений резисторов R1 R2, R3, R4, R5, R6 по условию:

R1 £ R1p, R2 £ R2p, R3 £ R3p, R4 £ R4p, R5 £ R5p, R6 £ R6p,

то есть из ряда стандартных значений выбирается равное ближайшее или меньшее значение.

С учётом гостированных номиналов резисторов рассчитаем ток делителей:

      (21.)     

      (22.)     

Далее делаем проверку возможности установки требуемого напряжения на резисторах R2 и R5:

      (23.)     

      (24.)     

С резисторами, выбранными по ГОСТ мы сможем обеспечить необходимые напряжения на входах компаратора.

По формуле 3 рассчитаем сопротивление эквивалентных резисторов:

Расчёт резисторов для датчиков Д2 – Д3 проводится аналогично описанному выше.

Проводя аналогичные вычисления для резистивных делителей датчиков Д2 и Д3 с тем же компаратором К597СА3 расчитаем сопротивления резисторов:R7 – R18 и R21 – R24.

R7=3900 (OM), R8=750 (OM), R9=3300 (OM), R10=2000 (OM),

R11=1300 (OM), R12=6200 (OM), R13=3600 (OM), R14=750 (OM),

R15=3300 (OM), R16=2700 (OM), R17=1000 (OM), R18=4300 (OM),

R21=2000 (OM), R22=2000 (OM), R23=2000 (OM), R24=2000 (OM),

2.4.     ФЛУ.

Рассчитаем рассеиваемую мощность резисторов на примере формирователя логического уровня для первого датчика:

      (25.)     

      (26.)      .

где:  - расчетные значения рассеиваемых мощностей.

 – уточненное значение тока делителя после выбора резисторов по ГОСТ.

Номинальное значение рассеиваемой мощности PHR должно быть не менее расчетной:

      (27.)     

Аналогично просчитав мощности резисторов делителей датчиков Д2 – Д3, определим суммарное потребление мощности резистивных делителей датчиков:

Ток потребления одного корпуса микросхемы компаратора равен 3,6 мА, в нашем случае 3 корпуса. Мощность потребления микросхемы выполняющую функцию 3И–НЕ (К564ЛА9) равна 20 мВт на каждый логический элемент. Общая потребляемая мощность ФЛУ будет равен сумме всех обозначенных ниже мощностей:

      (28.)     

Где:

 – ток потребляемый микросхемой от двухполярного питания.

3.      

3.1.    

Задачи в цифровой технике, как правило, формируются в виде таблиц истинности. Решение задачи сводится к нахождению аналитического выражения логической функции, которое соответствовало бы этой таблице. В данной задаче программа сортировки заданна следующей таблицей истинности:

Таблица  SEQ Таблица * ARABIC 6

Номер набора

Х1

Х2

Х3

Y

0

0

0

0

0

1

0

0

1

0

2

0

1

0

0

3

0

1

1

1

4

1

0

0

1

5

1

0

1

0

6

1

1

0

1

7

1

1

1

0

В таблице истинности выделим строки, в которых выходная переменная Y принимает значение 1. Для каждой строки таблицы составляем конъюнктивный терм (контерм) – логическое умножение всех входных переменных. Причем записывают сомножитель в прямом виде – Xi, если рассматриваемая переменная равна “1”, в противном случае записывают в инверсном виде – i.. Таким образом составляем столько выражений, сколько имеется строк с Y=1;

Записывая логическую сумму всех найденных контермов, получаем искомую функцию в дизъюнктивной форме.

В соответствии с таблицей истинности (таблица 6) в строках 3, 4, 6 функция Y=1. Контермы для каждой из строк имеют следующий вид:

а) строка 3 –

б) строка 4 –

в) строка 6 –

Искомая функция записывается в виде логической суммы конъюнктивных термов:

      (29.)     

или

      (30.)     

Преобразуем выражение (30) по правилам алгебры логики. В соответствии с дистрибутивным законом:

      (31.)     

Логическая схема, построенная по выражению (31), приведена на рисунке 6.

Рисунок  SEQ Рисунок * ARABIC 6

3.2.    

В КМОП – серии, логических элементов И не выпускают, да и целесообразно наиболее полно использовать элементы одной микросхемы, так как увеличение числа корпусов микросхем ведёт к увеличению потребляемой мощности всей схемы и стоимости. Поэтому логическое выражение (31) преобразуем с помощью теоремы Де Моргана:

      (32.)     

В связи с необходимостью применения элемента 3И-НЕ, в схеме сброса счётчиков, и в целях уменьшения количества корпусов микросхем и как следствие уменьшения энергопотребления, целесообразно использовать такие же элементы (3И-НЕ) в схеме ФЛУ+ЦА. Поэтому функцию (32) реализуема на 3-х элементах 3-И-НЕ и двух инверторах. Функциональная схема приведена на рисунке 7.

Рисунок  SEQ Рисунок * ARABIC 7

3.3.    

Мощность потребления микросхемы DD3 (К561ЛА9) равна 20мВт на каждый логический элемент. Учтём потребление мощности инверторов применённых в ФЛУ и выполненных на микросхеме DD2 (К561ЛА9).

      (33.)     

4.      

4.1.    

В интегральном исполнении выпускаются асинхронные и синхронные импульсные счетчики. По способу кодирования внутренних состояний указанные счетчики делятся на двоичные, двоично-десятичные (декадные) и др. Кроме того, следует различать суммирующие (UP – counter), вычитающие (Down–counter) и реверсивные (Up – down – counter) счетчики.

Для решения поставленной задачи целесообразно использовать синхронные двоично-десятичные счетчики в интегральном исполнении. Возможен выбор реверсивного, хотя для простого счета предметов достаточным является использование суммирующего. Общим недостатком асинхронных импульсных счетчиков является последовательное срабатывание триггеров, а значит, большое время реакции на поступивший входной сигнал. Переключение триггеров в синхронных счетчиках происходит одновременно в течении времени задержки распространения. Последнее обстоятельство исключает появление помех (сигналов малой длительности и нестандартной амплитуды) особенно на выходе дешифраторов, фиксирующих достижение счетчиком определенного состояния.

Для счёта предметов в нашем случае и для согласования корпусов микросхем по входам, выделим из КМОП – серии реверсивный программируемый счётчик 561ИЕ14. На рисунке 8 приведено УГО микросхем К564ИЕ14.

 Рисунок  SEQ Рисунок * ARABIC 8

D0, D1, D2, D3 – информационные входы; Q0, Q1, Q2, Q3 – выходы; L – вход записи информации, установленной на входах D0, D1, D2, D3 путем подачи высокого уровня напряжения; Р0 – разрешение счета при низком уровне сигнала; С – тактовый (счетный) вход; U – при высоком уровне суммирующий режим, при низком уровне напряжения вычитающий режим работы; ML – высокий уровень сигнала на входе определяет счет в двоичном формате, при низком счет ведется в двоично-десятичном формате; Р4 – выход конца счета (переполнение).

4.2.    

На рисунке 9 показана схема соединения трех микросхем в быстрый синхронный 12-разрядный счетчик до максимального десятичного числа 999.

Рисунок  SEQ Рисунок * ARABIC 9. Схема соединения трех микросхем

На вход Р0 (вывод 5) микросхемы DD1 подается низкий уровень, постоянно разрешая счет. Декада DD1 является младшей (единиц), декада DD3 - старшей (сотен). По входу 1 происходит счёт импульсов с выхода ЦА. Сигналом высокого уровня по входу 2 счетчик сбрасывается - ”обнуляется”. так как на все информационные входы D0, D1, D2, D3 поданы “нули”. Низкий уровень на входе ML определяет счёт в десятичной форме, Высокий уровень на входе U задаёт суммирующий режим.

4.3.    

Программа сортировки предметов должна подать сигнал при достижении в контейнере предметов в количестве 789 шт. Разработаем дешифратора для окончания счёта. Счёт ведётся в десятичной форме, составим таблицу истинности для выходов счётчика представленного на рисунке 9:

Таблица  SEQ Таблица * ARABIC 7

Единицы

Десятки

Сотни

Y1

Y10

Y100

Q1

Q2

Q3

Q4

Q5

Q6

Q7

Q8

Q9

Q10

Q11

Q12

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

0

1

1

0

0

0

1

0

0

0

1

0

0

0

0

0

0

2

0

1

0

0

0

1

0

0

0

1

0

0

0

0

0

3

1

1

0

0

1

1

0

0

1

1

0

0

0

0

0

4

0

0

1

0

0

0

1

0

0

0

1

0

0

0

0

5

1

0

1

0

1

0

1

0

1

0

1

0

0

0

0

6

0

1

1

0

0

1

1

0

0

1

1

0

0

0

0

7

1

1

1

0

1

1

1

0

1

1

1

0

0

0

1

8

0

0

0

1

0

0

0

1

0

0

0

1

0

1

0

9

1

0

0

1

1

0

0

1

1

0

0

1

1

0

0

Функция дешифратора конца счёта имеет вид:

      (34.)     

Реализуем эту функцию на 9-ти входовом элементе КМОП – серии 9И-НЕ. Функциональная схема конца дешифратора счета примет вид:

Рисунок  SEQ Рисунок * ARABIC 10

4.4.    

Необходимо решить четыре задачи:

– формирование логического сигнала от дешифратора на число N;

– формирование кратковременного логического сигнала при включении прибора в сеть;

– формирование логического сигнала при нажатии кнопки “Сброс”;

– логическое объединение в один сигнал для управления счетчиком.

Счётчик обнуляется положительным перепадом напряжения, что бы наиболее просто обеспечить реализацию всех поставленных задач, выполним схему на элементе 3И-НЕ как показано на рисунке 11.

Рисунок  SEQ Рисунок * ARABIC 11

Время заряда конденсатора С6 до напряжения Uпит является временем автоматического сброса счетчика.

 – определяет время в течении которого будет заряжаться конденсатор С6.

R26 для элементов КМОП-серий выбирают до (100) кОм. Время “обнуления” τ не следует выбирать большим, так как это приведет к необходимости выбора конденсатора большой емкости. Время не должно превышать значения 0,001 с. Выберем τ = 1×10-4 (сек), и сопротивление резистора R26 = 510 (Ом).

Определим ёмкость конденсатора С6 по формуле 35:

Активным уровнем, определяющим процесс “обнуления” счётчика является высокий. Для ручного управления сбросом используем кнопку S2 подключённую к клемме “^“ источника питания. Сопротивление R27 для КМОП-серий выберем равным 4,7 кОм. Повышенные значения сопротивлений для КМОП-серий не рекомендуются из-за условия ухудшения коммутации кнопкой S2 малых токов.

Активным уровнем дешифратора конца счёта является низкий. С учетом принятых схемных решений таблица истинности объединяющего логического узла (ЛУ) имеет вид таблицы 8.

Таблица  SEQ Таблица * ARABIC 8 Выход ЛУ

Х1

Х2

Х3

Y

0

0

0

1

0

0

1

1

0

1

0

1

0

1

1

1

1

0

0

1

1

0

1

1

1

1

0

1

1

1

1

0

4.5.    

Мощность потребляемая схемой двоично – десятичного счётчика (PСЧ) будет определяться суммой потребляемых мощностей схемы счёта (P1), дешифратора (P2)и схемой обнуления (P3).

      (35.)     

      (36.)     

Мощность резисторов R26 R27рассчитаем по формуле (38):

      (37.)      ,

Произведём подбор мощностей резисторов R26 и R27 по ГОСТ с учётом,

Мощность R26=0,5 Вт, R27=0,125 Вт.

Элемент DD3.3 (3И – НЕ) входит в состав микросхемы К561ЛА9 применённой в схеме ФЛУ и мощность этого элемента уже учтена. Из этого следует, что мощность потребляемая схемой обнуления будет определяться только мощностью потребляемой резисторами R26 и R27:

5.      

5.1.    

В качестве индикаторных устройств наибольшее применение находят полупроводниковые и жидкокристаллические семисегментные индикаторы (рисунок12).

При пропускании прямого тока через светодиод полоска (сегмент) начинает излучать свет красного, зеленого или желто-зеленого цвета. Определенное сочетание светящихся сегментов индицирует цифру или букву и при применении специальных дешифраторов создается возможность вывода цифровой и буквенной информации, отражающей состояние управляющих и вычислительных устройств.

Рисунок  SEQ Рисунок * ARABIC 12

Наиболее удобочитаемым, является индикатор АЛС321А с общим катодом. Высота знака у этого индикатора 7,5 мм, цвет свечения жёлто–зелёный.Ток потребления каждого сегмента равен 0,02 (А), напряжение питания одного сегмента 3,6 (В)

Специальные дешифраторы предназначены для преобразования двоичного кода в семисегментный код и управления полупроводниковыми семисегментными и жидкокристаллическими индикаторами. Рассмотрим дешифратор К176ИД2 (рисунок 13)

Рисунок  SEQ Рисунок * ARABIC 13

Входы D0 – D3 информационные входы, a-g – выходы на семисегментный индикатор. При подаче на вход S высокого уровня – разрешение преобразования двоичного кода в семисегментный код, при подаче низкого уровня – “защёлка”. Высокий уровень на входе М определяет подключение семисегментного индикатора с общим анодом, низкий уровень – с общим катодом. При наличии “единицы” на входе К все сегменты индикатора гаснут, низкий уровень разрешает индикацию. Таблица истинности дешифратора представлена в таблице 9.

Таблица  SEQ Таблица * ARABIC 9Таблица истинности дешифратора К176ИД2

D3

D2

D1

D0

L

PI

A

B

C

D

E

F

G

Символ на индикаторе

0

0

0

0

1

0

1

1

1

1

1

1

0

0

0

0

0

1

1

0

0

1

1

0

0

0

0

1

0

0

1

0

1

0

1

1

0

1

1

0

1

2

0

0

1

1

1

0

1

1

1

1

0

0

1

3

0

1

0

0

1

0

0

1

1

0

0

1

1

4

0

1

0

1

1

0

1

0

1

1

0

1

1

5

0

1

1

0

1

0

1

0

1

1

1

1

1

6

0

1

1

1

1

0

1

1

1

0

0

0

0

7

1

0

0

0

1

0

1

1

1

1

1

1

1

8

1

0

0

1

1

0

1

1

1

1

0

1

1

9

1

0

1

0

1

0

0

0

0

1

1

1

0

L

1

0

1

1

1

0

0

1

1

0

1

1

1

H

1

1

0

0

1

0

1

1

0

0

1

1

1

P

1

1

0

1

1

0

1

1

1

0

1

1

1

R

1

1

1

0

1

0

0

0

0

0

0

0

1

-

1

1

1

1

1

0

0

0

0

0

0

0

0

Отсутствие символа

5.2.    

Максимальное прямое напряжение на сегменте индикатора равно 3,6 В. Наша задача – понизить напряжение выхода дешифратора (+8,2 В) до напряжения 3,6 В. Реализуем эту задачу так как показано на рисунке 14:

Рисунок  SEQ Рисунок * ARABIC 14

Найдём сопротивление резистора R по закону Ома:

      (38.)     

Где U – напряжение выхода дешифратора 8,2 В,

Uпр – максимальное прямое напряжение на сегменте индикатора, 3,6 В,

I – прямой ток сегмента, 20 мА.

Выберем по ГОСТу номинал резистора: R=240 Ом

Рассчитаем мощность этого резистора:

Расчётная мощность резистора должна быть меньше выбранной по ГОСТу:

Р=0,125 (Вт)

5.3.    

Мощность потребления схемой индикации (Ринд) будет определяться по формуле (39).

      (39.)     

где Ри –мощность потребляемая тремя индикаторами;

Рд – мощность потребляемая тремя дешифраторами.

Ток потребления одним сегментом индикатора равен 20 мА. Возьмём крайний случай когда зажигаются все сегменты. В этом случае ток потребления индикатором будет равен 140 мА при прохождении прямого напряжения через сегмент 3,6 В. Мощность потребления схемой индикации равна:

Потребляемая мощность дешифратора 0,05 Вт

6.      

6.1.    

Смысл управления состоит в формировании сигнала заданной длительности. Эту задачу выполняет ждущий мультивибратор.

Из КМОП – серии следует отметить микросхему К564АГ1 (рисунок 15).

Рисунок  SEQ Рисунок * ARABIC 15

Микросхема К564АГ1 содержит два ждущих мультивибратора (ЖМ). Каждый ЖМ имеет прямой Q и инверсный  выходы. ЖМ можно запустить любым перепадом входного сигнала. Вход +TR используется для запуска ЖМ положительным перепадом, при этом на неиспользуемый вход -TR подать “единичный” сигнал (+Uп). Для запуска ЖМ отрицательным перепадом сигнал подается на вход -TR, а на +TR - “нулевой”. Вход R используется для укорачивания выходного импульса или для предотвращения появления выходного импульса при включении напряжения питания, например, как показано на рисунке 15.

Длительность возбужденного состояния ЖМ для Ct можно определить по формуле:

      (40.)     

6.2.    

По формуле 40 рассчитаем ёмкость конденсатора C5 для импульса τ1=0.019 (сек), задавшись R25=180000 (Ом):

Так как время τ1= τ2 параметры времязадающих цепей одинаковы.

Заданные резисторы и найденные конденсаторы соответствуют своими номиналами соответствующим ГОСТам.

Определим мощность резисторов:

Мощность PR25=PR28.

По ГОСТ выберем мощность резисторов равную 0,125 Вт.

Мощность потребления схемами ждущих мультивибраторов определяется:

6.3.    

Рассчитаем суммарную мощность потребления всей схемой, суммировав полученные мощности в вышеизложенных расчётах, получим:

Определим ток потребления схемой:

7.      

7.1.    

Микросхемы КМОП – серии можно питать широким спектром напряжений, от +3В до +15 В. Малым напряжением не рекомендуется питать эти микросхемы, сильно понижается быстродействие и увеличивается чувствительность к помехам. Максимальным напряжением также не целесообразно запитывать КМОП – микросхемы, даже при малом повышении напряжения питания возможен выход из строя микросхемы. Мы остановимся на золотой середине. Обеспечив приличное быстродействие и запас по питанию, определим напряжения питания микросхем равным +12 В.

Микросхемы компараторов необходимо согласовать по выходу с выбранной нами КМОП – серии по напряжению. Для этого запитаем их от источника двухполярного напряжения ±12 В.

Источник питания на +12 В должен обеспечивать ток нагрузки равный 0,21 А, а на напряжение  -12 В – 0,003 А.

Для обеспечения задания порогов соответствующих напряжений на входах микросхем DA1 – DA3 необходим источник опорного напряжения на 12 В. Источник опорного напряжения должен обеспечивать ток нагрузки равный 0,008 А.

7.2.    

Для выпрямления полученного напряжения на вторичных обмотках трансформатора TV применим мостовую схему выпрямителя с выводом нулевой точки трансформатора (рисунок 16), необходимого при реализации получения двух разнополярных относительно нулевой точки напряжений.

Рисунок  SEQ Рисунок * ARABIC 16

Диоды должны обеспечивать прохождение прямого тока нагрузки и напряжения, а также и обратного напряжения. К классу таких диодов относятся “выпрямительные диоды”.

Трансформатор TV1 – стандартный трансформатор вторичного питания ТПП – 295 110 ПЛМ 22´32´58.

Выпрямительный мост VD2 – КЦ405А который обеспечивает необходимые нам требования, ток нагрузки до 1А.

7.3.    

Активно-емкостная нагрузка выпрямителя создается для сглаживания кривой выпрямленного напряжения. Включение конденсатора параллельно нагрузке изменяет режим работы выпрямителя по сравнению с работой при чисто активной нагрузке.

Чем больше емкость конденсатора, тем меньше размах пульсаций. Рассчитаем емкость конденсаторов С1 – С2 фильтра по заданным значениям тока нагрузки Iн и размаху пульсаций выпрямленного напряжения.

Максимальное мгновенное значение выпрямленного напряжения Udmax можно принять на 1,5–2 В меньшим, чем амплитудное значение U2m, учтя падение напряжения на открытом диоде и на активном сопротивлении обмоток трансформатора. При выборе числового значения Udmin следует учесть, что Udmin должно быть на 25-30% больше, чем требуемое напряжение питания электронной схемы при указанном в задании минимальном напряжении питающей сети.

Ток, протекающий через конденсатор при разряде определяется по формуле 41:

      (41.)     

где С – емкость конденсатора, Ф;

      (42.)       – скорость изменения напряжения (производная), В/с.

Примем, что разряд конденсатора подчиняется линейному закону. Тогда (41) можно записать в виде:

      (43.)     

где DUc – изменение напряжения на конденсаторе за время Dt.

Примем:

где Тn – период пульсаций выпрямленного напряжения, равный 0,01с, соответствующий частоте 100 Гц.

Из (42) с учетом (43) получим выражение для расчета емкости конденсатора

Из ряда ГОСТа выберем значение ёмкости конденсатора равное 560 мкФ. Рабочее напряжение на конденсаторе должно быть на 10 – 20% меньше его номинального значения, что следует учесть при выборе типа конденсатора.

7.4.    

Стабилизацию выпрямленного положительного напряжения будем производить применив ИМ стабилизации напряжения КР142ЕН8Б включенную по схеме (рисунок 17):

Рисунок  SEQ Рисунок * ARABIC 17

Конденсатор С3 выберем 510 мкФ, тем самым обеспечив минимальные пульсации стабилизированного напряжения. Применение этой микросхемы обеспечивает ток нагрузки до 1,5 А.. Отрицательный источник питания будем стабилизировать ИМ КР1168ЕН12А (рисунок 18). Применение КР1168ЕН12А обеспечит ток нагрузки до 0,1 А.. Ёмкость конденсатора С4 выберем равную С3.

Рисунок  SEQ Рисунок * ARABIC 18

8.      

Руководствуясь блочной схемой описанной в п.1.3 соединим разработанные нами функциональные узлы в одну схему.

На вход Д1 – Д3 сортировочного устройства подается сигнал от аналоговых датчиков Д1 – Д3, измеряющих три параметра предметов. Четвёртый датчик Д4 выдаёт сигнал готовности процесса измерения в цифровой форме и подключается к входу Д4 сортировочного устройства.

Процесс преобразования аналоговых сигналов измерения в цифровой вид осуществляет блок формирователей логических уровней, состоящий из компараторов напряжения DA1 – DA3 и делителей. При совпадении текущей совокупности измеренных параметров с заданной, выдаётся выходной сигнал цифрового элемента DD3.4, используемый для счёта и включения исполнительного механизма после формирования сигнала определённой длительности τим1 ждущим мультивибратором DА6.1. Счёт количества отсортированных предметов ведётся двоично-десятичными счётчиками DD5, DD8, DD10. Визуальная индикация числа предметов производится семисегментными индикаторами HG1…HG3 в десятичном виде. Для преобразования состояния счётчика DD5, DD8, DD10 из двоичного кода в код, необходимый для управления индикаторами HG1…HG3, используются специальные дешифраторы DD4, DD7, DD9.

Дешифратор DD6 определяет момент достижения заданного количества отсортированных предметов. Ждущим мультивибратором DA6.2 формируется сигнал управления длительностью τим2 вторым исполнительным механизмом. По этому же сигналу счётчик автоматически 'обнуляется' с помощью обнуляющей системы DD2.3. Так же с помощью обнуляющей схемы возможно обнуление счётчика вручную и автоматическое обнуление счётчика при включении сортировочного устройства в сеть.

Выпрямители VD2 производят преобразование переменного тока в постоянный. Стабилизатор DА4 обеспечивает питание схемы сортировочного устройства положительным источником питания, а стабилизатор DA5 обеспечивает питание компараторов DA1 и DA2 отрицательным источником питания.

Управляющие исполнительными механизмами сигналы определённой длительности τим1 и τим2 снимаются с выводов τим1 и τим2 сортировочного устройства соответственно.

9.      

Разработанное в ходе курсового проекта сортировочное устройство питается от однофазной промышленной сети переменного тока 220 В частотой 50 Гц и обеспечивает надёжную работу при отклонениях напряжения питающей сети от номинального в пределах от плюс 10 до минус 15 %.

Данное сортировочное устройство предназначено для работы в закрытых стационарных помещениях при температуре окружающего воздуха в пределах от плюс 5˚С до плюс 40˚С.

Расчётная потребляемая мощность СУ 2,54 Вт, токопотребление 0,21 А

Все расчёты производились в программе EXEL.

10. 

1.     Цифровые интегральные микросхемы в информационно-измерительной аппаратуре. Е.А. Зельдин. - Л.: Энергоатомиздат. Ленингр. отд-ние, 1986.-280 с.: ил.

2.     Васерин Н.Н. и др. Применение полупроводниковых индикаторов / Н.Н. Васерин, Н.К. Дадерко, Г.А. Прокофьев; Под ред. Е.С. Лепина. - М.: Энергоатомиздат, 1991. – 200 с.: ил.

3.     Аналоговые и цифровые интегральные микросхемы: Справочное пособие / С.В. Якубовский, Н.А. Барканов, Л.И. Ниссельсон и др.; Под ред. С.В. Якубовского. – 2-е изд., перераб. и доп. – М.: Радио и связь, 1984. – 432 с. ил. - (Проектирование РЭА на интегральных микросхемах).

4.     Шило В.Л. Популярные цифровые микросхемы: Справочник. – М.: Радио и связь, 1987. – 352 с.: ил. – (Массовая радиобиблиотека. Вып. 1111).

5.     Вениаминов В.Н., Лебедев О.Н., Мирошниченко А.И. Микросхемы и их применение: Справ. пособие. – 3-е изд., перераб. и доп. – М.: Радио и связь, 1989. 240 с.: ил – (Массовая радиобиблиотека: Вып. 1143).

6.     Интегральные микросхемы: Справочник / Б.В. Тарабрин, Л.Ф. Лунин, Ю.Н. Смирнов и др.; Под ред. Б.В. Тарабрина. – М.: Радио и связь, 1984 -528 с., ил.

7.     Забродин Ю.С. Промышленная электроника: Учебник для ВУЗов. – М.: Высш. школа, 1982. – 496 с., ил.

8.     Браммер Ю.А., Пащук И.Н. Импульсная техника. Учебник для учащихся электрорадиоприборостроительных техникумов. – 5-е изд., перераб. и доп. – М.: Высш. шк., 1985. – 320 с., ил.

9.     Бедрековский М.А. и др. Интегральные микросхемы: Взаимозаменяемость и аналоги: Справочник / М.А. Бедрековский, А.А Косырбанов, П.П. Мальцев. – М.: Энергоатомиздат, 1991. – 272 с.: ил.

10.           Справочник по полупроводниковым диодам, транзисторам и интегральным схемам / под общ. ред. Н.Н. Горюнова.–4-е изд., перераб. и доп.–М.: Энергия, 1978,744с., ил


Приложение 1

Таблица  SEQ Таблица * ARABIC 10



Зона

Поз. обозначе-ние

Н а и м е н о в а н и е

Кол.

Примечание

Резисторы

R1

5,6 кОм ± 5 % МЛТ – 0,125

1

R2

560 Ом СП5-16ВВ-0,125

1

R3

2,4 кОм ± 5 % МЛТ – 0,125

1

R4, R5

1,6 кОм ± 5 % МЛТ – 0,125

2

R6

7,5 кОм ± 5 % МЛТ – 0,125

1

R7

3,9 кОм ± 5 % МЛТ – 0,125

1

R8, R14

750 Ом СП5-16ВВ-0,125

2

R9, R15

3,3 кОм ± 5 % МЛТ – 0,125

2

R10, R19...R24

2 кОм ± 5 % МЛТ – 0,125

7

R11

1,3 кОм СП5-16ВВ-0,125

1

R12

6,2 кОм ± 5 % МЛТ – 0,125

1

R13

3,6 кОм ± 5 % МЛТ – 0,125

1

R16

2,7 кОм ± 5 % МЛТ – 0,125

1

R17

1 Ом СП5-16ВВ-0,125

1

R18

4,3 кОм ± 5 % МЛТ – 0,125

1

R25, R28

180 кОм ± 5 % МЛТ – 0,125

2

R26

510 Ом СП5-16ВВ-0,125

1

R27

4,7 кОм ± 5 % МЛТ – 0,125

1

R29…R49

240 Ом ± 5 % МЛТ – 0,125

21

Конденсаторы

С1, С2

560 мкФ К53-22-100В ±5%-В

2

С3, С4

510 мкФ К53-22-100В ±5%-В

2

С5, С6, С7

0,2 мкФ К53-22-100В ±5%-В

3

Микросхемы

DA1...DA3

KP597CA3

3

DA4

КР142ЕН8Б

1

DA5

КР1168ЕН2А

1

DA6

KP564АГ1

1

DD1, DD2

K561ЛA9

2

DD3

К564ЛА7

1

DD6

K176ЛИ1

1

DD5, DD8, DD10

K564ИЕ14

3

DD4, DD7, DD9

K176ИД2

3

Окончание таблицы 10

Зона

Поз. обозначение

Н а и м е н о в а н и е

Кол.

Примечание

Индикаторы

HG1…HG3

АЛС321А

3

Диоды

VD1

КЦ405А

1

S1

Кнопка ПКн41

1

S2

Кнопка КМ1-1

1

Министерство Российской Федерации по атомной энергии Северский технологический институт Томского политехнического университета                                                                                         Кафедра ЭиАФУ

 

 

 

Внимание! Представленная Курсовая находится в открытом доступе в сети Интернет, и уже неоднократно сдавалась, возможно, даже в твоем учебном заведении.
Советуем не рисковать. Узнай, сколько стоит абсолютно уникальная Курсовая по твоей теме:

Новости образования и науки

Заказать уникальную работу

Похожие работы:

6 задач по теории электрических цепей
Система бесперебойного электропитания телекоммуникационного узла
Формирование электронных пучков. Магнитные фокусирующие линзы
Усиление входного аналогового сигнала до заданного уровня и преобразовывание его в цифровой
Устройства приёма-обработки сигналов УПОС
Разработка микропроцессорной системы
Управляемый микроконтроллером выпрямитель
Цифровой генератор синусоидальных колебаний
Математическое моделирование биполярных транзисторов типа p-n-p
Приёмник переносной радиовещательный ДВСВ диапазон

Свои сданные студенческие работы

присылайте нам на e-mail

Client@Stud-Baza.ru